COVID-19
COVID-19

La reconfiguration dynamique d’un FPGA.

ESI > Articles > Non classé > La reconfiguration dynamique d’un FPGA.

 PROPOSITION DE SUJET DE FIN D’ETUDE

                                                                                                

Titre : La  reconfiguration dynamique d’un FPGA.

La reconfiguration dynamique est la capacité d’un système à reconfigurer une partie de ses ressources pendant l’exécution d’une application. La reconfiguration dynamique d’un FPGA est le multiplexage temporel, d’un ensemble d’éléments reconfigurables. Les éléments configurables de cet ensemble sont réutilisés sous différentes configurations après le lancement d’une application.

Il existe deux approches pour la reconfiguration dynamique d’un FPGA :

1.    Reconfiguration partielle.

2.     Reconfiguration logicielle programmable.

La reconfiguration dynamique doit être appliquée en prenant en considération plusieurs facteurs limitatifs. Nous pouvons citer :

1.    La surface, le poids et la consommation de puissance.

2.    La flexibilité (adaptation aux nouvelles applications).

 

3.    Dynamicité.

 

Objectif :

·        Proposer et réaliser un outil d’aide à la conception d’architectures reconfigurables dynamiquement de manière à pouvoir dès le début de la conception, estimer le degré d’interaction entre deux ou  trois critères cités.

·        Implémentation pour une fonction de filtrage.

 

Ce sujet s’insère dans le  projet de recherche Cnepru :

« Radio logicielle et cognitive».

Contacter : A.Lammari – N.Kadri – R.Belguechi

Mail : [email protected][email protected][email protected]

We are using cookies to give you the best experience. You can find out more about which cookies we are using or switch them off in privacy settings.
AcceptPrivacy Settings

GDPR